на всех схемах перепутаны DI и DO у карточек, на плате разведено правильно ( кроме 43 плисы и 3 карточки)
кто скачал схему из моего поста, перекачайте , исправил
https://yadi.sk/i/v7ecVpQjeUsDxw
Павел если будешь делать новую ревизию добавь на разьем JTAG еще один контакт 3.3в
3.3в необходимы для питания LPT прошивальщика или преобразователя уровней в USB прошивальщике
самый простой прошивочный кабель тут-
http://www.kit-e.ru/assets/files/pdf/2013_04_84.pdf
конфа проливается без проблем и если на плате нет косяков стартует сразу
с огромной помощью andykarpov разобрались как проливать
необходим XILINX LAB Tool , запускать с подключенным прогером и поданным питание на плату (прогер питается от платы 3.3в)
далее на все вопросы YES , в редакторе регистров ничего не трогаем и он сам предлагает выбрать файл JED
после чего достаточно нажать кнопку Program и потом можно проверить кнопкой Veryfi
потом отключаем плату, отключаем прогер, запаиваем прошитую ПЗУ и все должно запуститься